ETRI-Knowledge Sharing Plaform

ENGLISH

성과물

논문 검색
구분 SCI
연도 ~ 키워드

상세정보

학술지 고속 신호 무결성 분석을 통한 PCI Express Gen3 시스템 설계
Cited - time in scopus Download 2 time Share share facebook twitter linkedin kakaostory
저자
권원옥, 김영우
발행일
201504
출처
전자공학회논문지, v.52 no.4, pp.125-132
ISSN
2287-5026
출판사
대한전자공학회 (IEEK)
DOI
https://dx.doi.org/10.5573/ieie.2015.52.4.125
협약과제
14MS4200, 클라우드 인프라를 위한 초절전형 고집적 마이크로 서버 시스템 기술개발, 김학영
초록
PCI Express는 고속 차동신호를 사용한 점대점(point-to-point) 프로토콜로 시스템 설계 시 Eye Diagram을 통한 신호의 손실(Loss)과 지터(Jitter) 분석이 필요하다. 특히 PCI Express Gen3 물리 신호는 8Gbps의 고속 직렬신호로 고속신호분석에 의한시스템 설계가 반드시 요구된다. 본 논문은 PCI Express Gen3 서버 연결망 스위치카드 시스템 제작을 통하여 고속 직렬신호의 토폴로지 추출, 채널분석, 채널의 S-파라미터 추출 및 송수신 버퍼를 포함한 시스템의 신호분석 시뮬레이션을 다룬다. 채널의 손실을 보안하기 위해 수신단 Eye diagram 분석을 통하여 송신 버퍼의 이퀄라이저 파라미터를 조정하여 송신단 최적의De-emphasis와 Preshoot 파라미터 값을 시뮬레이션을 통하여 찾고 있다.
KSP 제안 키워드
Eye Diagram, PCI-Express(PCIe), Point-to-Point