ETRI-Knowledge Sharing Plaform

KOREAN
논문 검색
Type SCI
Year ~ Keyword

Detail

Journal Article 디지털 초협대역 단말기용 CFL 선형화 칩 설계
Cited - time in scopus Download 12 time Share share facebook twitter linkedin kakaostory
Authors
정영준, 강민수, 유성진, 정태진, 오승엽
Issue Date
2005-07
Citation
한국전자파학회논문지, v.16, no.7, pp.671-680
ISSN
1226-3133
Publisher
한국전자파학회 (KIEES)
Language
Korean
Type
Journal Article
Abstract
CQPSK(Compatible QPSK) 디지털 변조 기술을 이용하는 초협대역 단말기용 송신기에 가장 핵심적인 부품들 중의 하나인 카테지안 궤환 루프(CFL: Cartesian Feedback Loop) 선형화 칩을 0.35 μm CMOS 기술을 이용하여 설계 및 제작하였다. 직접 변환 방식 및 CFL 칩을 이용하여 요구되는 부품 수를 줄임에 의하여 송신기의 저비용 및 소형화가 가능하고, 이를 통하여 송신 전력 효율 및 선형성을 향상시켰다. 또한 CMOS 기술을 통하여 저전력 구동이 가능하도록 하였다. 송신 성능 시험 결과 PEP 37 dBm(5 W)의 출력 전력에서 CFL 칩을 구동하여 ­25 dBc의 상호 변조 왜곡(@ 3 kHz 주파수 오프셋) 개선을 통하여 FCC 47 CFR 90.210 E에 정의된 방사 마스크 규격을 만족함을 확인하였다. 또한 상기 언급된 송신 특성 개선에 가장 영향을 미치는 성분들인 DC-offset 성분, 궤환 루프에서 발생하는 왜곡 성분을 보상하기 위한 루프 이득 및 위상 값들을 조정할 수 있도록 컴퓨터와의 외부 인터페이스를 구현하여 소프트웨어적으로 이러한 값들을 제어할 수 있도록 프로그램화 하였다.
KSP Keywords
Cartesian feedback loop, DC-offset
This work is distributed under the term of Creative Commons License (CCL)
(CC BY NC)
CC BY NC