ETRI-Knowledge Sharing Plaform

ENGLISH

성과물

논문 검색
구분 SCI
연도 ~ 키워드

상세정보

학술대회 Optimization of CMOS Layout and Bias Condition for 2 GHz Low Noise Amplifier
Cited - time in scopus Download 0 time Share share facebook twitter linkedin kakaostory
저자
김천수, 박민, 김충환, 현영철, 유현규, 남기수
발행일
199710
출처
International Conference on VLSI and CAD (ICVC) 1997, pp.156-158
KSP 제안 키워드
low noise amplifier(LNA)