Registered
스크램블링 시퀀스 생성장치
- Inventors
-
Hwang Soo Yun, Park Giyoon, Park Hyeong Jun, Jinkyu Choi
- Application No.
-
10-2007-0126042 (2007.12.06)
KIPRIS
- Publication No.
-
10-2009-0059280 (2009.06.11)
- Registration No.
- 10-0921774-0000 (2009.10.07)
- Country
- KOREA
- Project Code
-
07MM1100, Research & Development of Radio Transmission Technology for 3G evolution,
Bang Seung Chan
- Abstract
- 스크램블링 시퀀스를 생성하는 장치는 복수의 제1 비트를 포함하고, 클럭당 디지털 변조의 차수에 해당하는 비트의 수를 이동시키는 제1 쉬프트 레지스터, 복수의 제2 비트를 포함하고, 클럭당 디지털 변조의 차수에 해당하는 비트의 수를 이동시키는 제2 쉬프트 레지스터 및 스크램블링 시퀀스를 생성하는 복수의 제1 배타적 논리합 연산부를 포함한다. 복수의 제1 배타적 논리합 연산부 각각은 복수의 제1 비트 중 하나와 복수의 제2 비트 중 하나를 배타적 논리합 연산하여 스크램블링 시퀀스의 한 비트를 생성하고, 복수의 제1 배타적 논리합 연산부의 개수는 디지털 변조의 차수에 해당하는 비트의 개수에 해당한다.