Registered
Failure recovery apparatus of digital logic circuit and method thereof
- Inventors
-
Kwon Young-Su, Nak Woong Eum, Byun Kyung Jin
- Application No.
-
10-2014-0092123 (2014.07.21)
KIPRIS
- Publication No.
-
10-2016-0011087 (2016.01.29)
- Registration No.
- 10-2175403-0000 (2020.11.02)
- Country
- KOREA
- Project Code
-
13VC4400, Robust Fault-Resilient SW For Vehicle Processors,
Kwon Young-Su
- Abstract
- 본 발명의 실시 예들은, 디지털 연산 회로에 오류(fault)가 발생한 경우, 상기 디지털 연산 회로의 기능을 복구 하기 위한 장치 및 방법에 관한 것으로, 본 발명의 일 실시 예에 따른 디지털 연산 회로의 기능을 복구하는 장치는, 제 1 주기를 갖는 클럭을 이용하여 동일한 연산을 수행하는 다수의 디지털 연산 회로의 출력 결과를 비교하여 오류 발생 여부를 판단하는 오류 검출 블록; 및 상기 판단 결과 오류가 검출된 경우, 상기 제 1 주기보다 긴 제 2 주기를 갖는 클럭을 이용하여, 상기 다수의 디지털 연산 회로의 기능 복구를 위한 동작을 수행하는 기능 복구 블록을 포함한다. 본 발명의 실시 예들에 따르면, 전압, 전류 및 온도 등의 외부의 요인에 의하여 디지털 연산 회로에 오류가 발생하는 경우, 상기 디지털 연산 회로의 기능 복구가 높은 신뢰도를 가지고 이루어지도록 할 수 있다.
- KSP Keywords
- Digital logic, Failure Recovery, logic circuit