ETRI-Knowledge Sharing Plaform

ENGLISH

성과물

특허 검색
구분 출원국
출원년도 ~ 키워드

상세정보

등록 L1 Post 시그날링을 위한 채널부호화 및 변조기법에서의 Puncturing 패턴 순서

L1 Post 시그날링을 위한 채널부호화 및 변조기법에서의 Puncturing 패턴 순서
이미지 확대
발명자
박성익, 권선형, 이재영, 김흥묵, 허남호
출원번호
17021328 (2020.09.15)
공개번호
20200412384 (2020.12.31)
등록번호
11381256 (2022.07.05)
출원국
미국
협약과제
14MR9100, (통합)융합형 실감방송 서비스 및 전송 기술 개발, 허남호
초록
A parity interleaving apparatus and method for variable length signaling information are disclosed. A parity interleaving apparatus according to an embodiment of the present invention includes a processor configured to generate a parity bit string for parity puncturing by segmenting parity bits of an LDPC codeword whose length is 16200 and whose code rate is 3/15, into a plurality of groups, and group-wise interleaving the groups using an order of group-wise interleaving; and memory configured to provide the parity bit string for parity puncturing to a parity puncturing unit.
패밀리
 
패밀리 특허 목록
구분 특허 출원국 KIPRIS
등록 가변 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법 대한민국 KIPRIS
등록 가변 길이 시그널링 정보 부호화를 위한 패리티 인터리빙 장치 및 이를 이용한 패리티 인터리빙 방법 대한민국 KIPRIS
등록 L1 Post 시그날링을 위한 채널부호화 및 변조기법 멕시코
등록 L1 Post 시그날링을 위한 채널부호화 및 변조기법에서의 Puncturing 패턴 순서 미국
등록 L1 Post 시그날링을 위한 채널부호화 및 변조기법 미국
등록 L1 Post 시그날링을 위한 채널부호화 및 변조기법 미국
등록 L1 Post 시그날링을 위한 채널부호화 및 변조기법 캐나다