ETRI-Knowledge Sharing Plaform

KOREAN
기술이전 검색
Year ~ Transaction Count Keyword

Detail

HBC-MCU SoC Design Technology - Micro Netowk-on-Chip IP Technology

Manager
Jae-Jin Lee
Participants
Kang Tae Wook, Kim Sung Eun, Kim Hyuk, Park Kyung Hwan, Park Hyung-Il, Byun Kyung Jin, Oh Kwang Il, Sukho Lee, Jae-Jin Lee, Lim In Gi, Han Kyuseung
Transaction Count
1
Year
2021
Project Code
21PS2700, Development of circuit and SoC for high efficient and ultra low power light edge devices, Park Hyung-Il
20PS3400, Development of circuit and SoC for high efficient and ultra low power light edge devices, Park Hyung-Il
본 기술이전은 “고효율 초저전력 경량 엣지 디바이스용 소자회로 및 SoC 개발“ 과제 (2020.04.01.~2023.12.31.)에서 수행한 “HBC-MCU SoC 설계 기술” 중 “마이크로 네트워크온칩 (uNoC) IP 기술”을 제공한다. “HBC-MCU SoC 설계 기술”은 크게 인체통신 송수신 블록인 HBC(Human Body Communication) IP와 프로세서 코어, 내부 메모리, 주변장치 인터페이스 및 이러한 IP 들을 연결하기 위한 마이크로 네트워크온칩으로 구성되는데, 본 기술이전에서는 마이크로 네트워크온칩 IP 설계 기술을 제공한다.
- 저전력 고효율 MCU SoC는 IoT, 웨어러블 디바이스의 핵심 부품으로서 최근에 소재부품 기술의 발전으로 인해 IoT 및 웨어러블 디바이스에 특화된 전자부품들이 개발과 함께 차세대 전자기기 시장의 확대에 중요한 요소임
- 특히 웨어러블 디바이스는 인체에 근접한 정보기기로써 기존의 무선통신 보다 인체를 매개로 하는 인체통신 기술의 구현이 유리함
- HBC-MCU SoC 설계 기술은 이러한 IoT 및 웨어러블 디바이스에 적용할 수 있도록 온바디 인체통신 기술을 적용하여 초저전력, 초소형으로 효율적인 통신망을 구현할 수 있는 주요한 요소로서 기존의 무선통신 기술을 지원하는 MCU에 비해 제품 경쟁력 측면에서 매우 유리함
HBC-MCU SoC 설계 기술은 온바디 인체통신 송수신 블록인 HBC와 HBC-MCU 내부의 IP들을 연결하는 마이크로 네트워크온칩(uNoC) 설계 기술로 구성된다.
HBC-MCU는 프로세서 코어, 4KB의 Instruction/Data 캐쉬 메모리, 프로그램을 수행하기 위한 SRAM 메모리, 주변장치를 포함하고 있으며, 이 IP들을 연결하기 위한 마이크로 네트워크온칩 IP로 구성된다.
마이크로 네트워크온칩 IP는 SoC 내에서 프로세서 코어 및 주변 인터페이스 IP 그리고 사용자 IP 와의 연결을 위한 SoC 설계의 핵심 IP 이다.
본 기술의 명칭은 "HBC-MCU SoC 설계 기술 - 마이크로 네트워크온칩(uNoC) IP 기술"이다. “마이크로 네트워크온칩(uNoC) IP”는 사용자가 사업화를 위한 SoC를 개발 할 시 SoC에 포함되는 IP들을 연결하여 IP 간의 통신을 위해 필수적인 IP 로써 사용자가 원하는 SoC 설계에 필요한 사양에 맞춰서 구성할 수 있는 마이크로 네트워크온칩 Netlist IP 기술을 포함함
- HBC-MCU SoC 설계 중 마이크로 네트워크온칩(uNoC) 설계 IP
● 마이크로 네트워크온칩(uNoC) Netlist IP

- 마이크로 네트워크온칩 IP 설계를 포함하는 HBC-MCU SoC 기술 자료
● HBC-MCU SoC 설계 기술 특허
● HBC-MCU SoC 설계 기술 기술문서
- HBC-MCU SoC 설계 기술 중 마이크로 네트워크온칩(uNoC) Netlist IP
● 마이크로 네트워크온칩(uNoC) IP의 지원 가능 사양
: 프로세서 코어 : 32-bit AXI master 2개
: 메모리 : 32-bit AXI slave 1개
: 부트롬 : 32-bit APB slave 1개
: JTAG IP : 32-bit AHB master 1개, 32-bit APB slave 1개
: SPI, I2C, UART : 32-bit APB slave 1개
: HBC IP : 32-bit APB slave 1개
: 사용자 IP : 32-bit AXI master 2개, 32-bit AXI slave 2개, 32-bit AHB master 2개, 32-bit APB slave 2개

- HBC-MCU SoC 설계 및 마이크로 네트워크온칩(uNoC) 설계 기술자료
● HBC-MCU SoC 설계 특허 : 3건 (출원번호 2020-0177679 외 2건)
● HBC-MCU SoC 설계 기술문서 : 2건
- HBC-MCU SoC 설계 기술 요구사항 정의서 (V1.0)
- HBC-MCU SoC 설계 시험절차 및 결과서 (V1.0)
- 적용분야
● IoT, 웨어러블 디바이스용 SoC 설계
- 기대효과
● 프로세서 코어를 포함하는 MCU SoC 설계에 필요한 uNoC IP 확보
● IoT 및 웨어러블 디바이스용 SoC 개발을 원하는 팹리스 업체, 특히 인체통신을 기반으로 하는 노약자 맞춤형 케어 서비스 사업 분야의 진출을 원하는 업체는 단기간 내에 필요한 핵심 부품 기술의 확보가 가능함