ETRI-Knowledge Sharing Plaform

ENGLISH
기술이전 검색
연도 ~ 이전수 키워드

상세정보

고성능 수치연산 가속기 및 SoC 기술

전수책임자
여준기
참여자
김병조, 김선자, 김주엽, 김찬, 김현미, 김혜지, 문승식, 박기혁, 박유미, 석정희, 신경선, 어익수, 여준기, 이미영, 이영민, 이주현, 전원, 정병권, 정성인, 정재훈, 천익재, 한우종
기술이전수
1
이전연도
2024
협약과제
22HS1700, 딥러닝 초소형 코어 어레이 기반 지능형 모바일 프로세서, 여준기
22JS1100, 슈퍼컴퓨터개발 선도사업 총괄 및 슈퍼컴 프로세서 기반 계산노드 통합 개발, 한우종
22JS1200, 오픈 ISA 기반 슈퍼컴퓨터 프로세서 코어 기술 개발, 석정희
23HS1400, 딥러닝 초소형 코어 어레이 기반 지능형 모바일 프로세서, 여준기
23JS1100, 슈퍼컴퓨터개발 선도사업 총괄 및 슈퍼컴 프로세서 기반 계산노드 통합 개발, 한우종
23JS1200, 오픈 ISA 기반 슈퍼컴퓨터 프로세서 코어 기술 개발, 석정희
24JS1100, 슈퍼컴퓨터개발 선도사업 총괄 및 슈퍼컴 프로세서 기반 계산노드 통합 개발, 한우종
24JS1200, 오픈 ISA 기반 슈퍼컴퓨터 프로세서 코어 기술 개발, 석정희
본 이전 기술은 고성능 수치연산 가속기 및 SoC 기술로, SoC로 제작되어 패키징 된 후 슈퍼컴 노드에 탑재된다. 슈퍼컴 노드는 SoC와 함께 CPU를 탑재하며, 다수개의 노드로 클러스터가 구성된다. 노드에 탑재된 CPU 상에 SoC을 제어할 드라이버와 SW Stack이 구동되어 SoC를 슈퍼컴 연산에 활용한다.

고성능 수치연산 가속기 및 SoC 기술
- FP64/FP32, FP32/BF16 행렬연산 가속기
- RISC-V 64비트 코어
- DDR5/PCIeG5/ARM Neoverse-V1 코어/CMN700 구성
- 시뮬레이터 (AXPUSIM)
- 기존의 슈퍼컴퓨터용 SoC는 외국 기술에 의존하고 있음
- 고성능 수치연산용 가속기 및 SoC 기술을 통하여 국내 독자기술로 슈퍼컴퓨터용 SoC 제작이 가능함
OpenCL로 프로그래밍 가능한 HP64/FP32, FP32/BF16 행렬연산 가속기
DDR5/PCIeG5/Neoverse-V1/CMN700 최신 IP 구성
가속기 시뮬레이터 소프트웨어를 통해 하드웨어의 동작을 시뮬레이션 가능함
고성능 수치연산 가속기 및 SoC 기술
- FP64/FP32, FP32/BF16 행렬연산 가속기
- RISC-V 64비트 코어
- DDR5/PCIeG5/ARM Neoverse-V1 코어/CMN700 구성
- 시뮬레이터 (AXPUSIM)
- XEMIS and SoC RTL Code
- DDR5/PCIeG5/ARM Neoverse-V1 Core/CMN700 Configuration
- AXPUSIM Simulator
- Verification Code
- 고성능 컴퓨팅, 인공지능